Old Web
English
Sign In
Acemap
>
Paper
>
フォールディング補間アーキテクチャを用いた自己補正方式6ビット2.7GS/s ADC
フォールディング補間アーキテクチャを用いた自己補正方式6ビット2.7GS/s ADC
2009
yuuzi nakazima
akemi sakaguti
tosio ookido
tetuya matumoto
mitio yotuyanagi
Keywords:
Electronic engineering
Computer science
Correction
Source
Cite
Save
Machine Reading By IdeaReader
0
References
0
Citations
NaN
KQI
[]