ANALISIS Y COMPENSACION DEL TEMPO MUERTO EN INVERSORES UTILIZADOS EN SA1

1994 
En el disetio de inversores es necesario considerar un "tiempo muerto" en las senales generadas por el circuito de control para evitar que 10s interruptores de potencia de una misma rama queden en corto circuito. En aplicaciones en las que se requiere un bajo contenido armonico en la tension de salida, como es el cas0 de sistemas de alimentacion ininterrumpibles (SAI), el tiempo muerto tiene una mayor importancia al influir de manera directa en la distorsion armonica total (THD) de salida. En este articulo se presenta un analisis teorico de este efecto. el cual se valida con resultados practicos. El dispositivo de potencia que presenta un tiempo de apagado mayor, del orden de 30 )rs, es el SCR; el cual es utilizado en aplicaciones de alta potencia. Tomando en cuenta que existe una relacion directa entre el tiempo muerto y el tiempo de apagado del dispositivo, el analisis que se presenta en este articulo considera un tiempo muerto de este orden. De esta forma se consideran todos 10s dispositivos de potencia utilizados: MOSFET, IGBT, BJT, GTO' y SCR. Por medio del analisis y la simulacion se demuestra que el efecto del tiempo muerto produce un decrement0 de la componente fundamental de tension, y el aumento de armonicos de bajo orden. Asi mismo, se presenta un circuito que "elimina" el efecto de tiempo muerto en inversores que trabajan con PWM programado. Por ultimo se muestran resultados que validan el analisis teorico realizado.
    • Correction
    • Cite
    • Save
    • Machine Reading By IdeaReader
    3
    References
    0
    Citations
    NaN
    KQI
    []