Circuit de redressement à thyristors

2016 
L'invention concerne un circuit de redressement comportant : entre une premiere borne (23, 24) d'application d'une tension alternative (Vac) et une premiere borne (21) de fourniture d'une tension redressee (Vout), au moins une premiere diode (D3, D4) ; entre une deuxieme borne (24, 23) d'application de la tension alternative et une deuxieme borne (22) de fourniture de la tension redressee, au moins un premier thyristor (TH1, TH2) a gâchette d'anode, l'anode du premier thyristor etant connectee a la deuxieme borne (22) de fourniture de la tension redressee ; et au moins un premier etage (4, 5) de commande du premier thyristor (TH1, TH2), comportant : un premier transistor couplant la gâchette du thyristor a une borne (26) de fourniture d'un potentiel (-Vdd') negatif par rapport au potentiel de la deuxieme borne (22) de fourniture de la tension redressee (Vout) ; et un deuxieme transistor reliant une borne de commande du premier transistor a une borne (25) de fourniture d'un potentiel positif (Vdd) par rapport au potentiel de la deuxieme borne (22) de fourniture de la tension redressee, l'anode du premier thyristor etant connectee au potentiel commun de tensions definies par lesdits potentiels positif et negatif.
    • Correction
    • Source
    • Cite
    • Save
    • Machine Reading By IdeaReader
    0
    References
    0
    Citations
    NaN
    KQI
    []