Prototypage Matériel-Logiciel de Systèmes Intégrés avec l'architecture RISC-V

2019 
Cet article presente un nouvel enseignement en cours de mise en place a Grenoble INP dont l'objectif est de former les etudiants a la conception conjointe materielle-logicielle de systemes integres. L'objectif principal de ce nouvel enseignement est de donner a l'etudiant une vision plus claire de l'interaction entre le materiel et le logiciel et de l'impact d'un changement de l'un sur l'autre. La plateforme utilisee est libre de droit (Rocket Chip developpee a Berkeley), elle est basee sur l'utilisation d'un processeur recent, d’architecture RISC-V et elle permet de faire du prototypage rapide et/ou d'aller jusqu'a l'implementation physique sur FPGA ou ASIC. Cette flexibilite en fait un bon candidat comme outil pedagogique.
    • Correction
    • Source
    • Cite
    • Save
    • Machine Reading By IdeaReader
    3
    References
    0
    Citations
    NaN
    KQI
    []