De la conception à la fabrication de circuits intégrés en technologie CMOS

2019 
L’objectif de ce projet pedagogique est de proposer a des etudiants de niveau Master ou Ingenieur en Electronique un module complet leur permettant de se familiariser avec la conception et la fabrication de circuits integres analogiques repondant specifiquement a un cahier des charges. L’autonomie et la prise d’initiatives sont favorisees par le mode d’Apprentissage Par Projet (APP). Le projet, d’une duree totale de 9 journees permettra a une equipe constituee de 2 binomes d’etudiants de realiser un circuit CMOS personnalise selon un cahier des charges, a partir de la modelisation de la filiere technologique NMOS et PMOS accessibles a la centrale technologique de l’Atelier Interuniversitaire de Micro-nano Electronique (AIME) de Toulouse. Ce projet vise a placer les etudiants dans un contexte proche d’une situation en milieu professionnel, ou ils doivent concevoir, realiser et tester une solution repondant a un cahier des charges. A l’issue des tests experimentaux, les etudiants presenteront leurs resultats au travers d’un rapport ecrit et d’une presentation orale. Ils devront analyser les ecarts aux cahiers des charges et les ecarts entre calculs theoriques/simulation et mesures ; puis proposer les voies et alternatives qui permettraient d’ameliorer leurs solutions.
    • Correction
    • Source
    • Cite
    • Save
    • Machine Reading By IdeaReader
    0
    References
    0
    Citations
    NaN
    KQI
    []