Procédé et appareil de chiffrement de mémoire avec contrôle d'intégrité et protection contre des attaques de reproduction

2011 
L'invention concerne un procede et un appareil pour realiser des controles d'integrite cryptographique et une protection de reproduction pour proteger contre des attaques de materiel sur une memoire de systeme. Un mode de fonctionnement pour des chiffrements par bloc ameliore le mode de fonctionnement XTS-AES standard pour effectuer un chiffrement de memoire en etendant un parametrage pour qu'il comprenne un indicateur « d'horodatage ». Une methode de protection de reproduction a base d'arborescence utilise le mode XTS-AES standard pour chiffrer les contenus d'une ligne de memoire cache dans la memoire de systeme. Un code d'authentification de message (MAC) pour la ligne de memoire cache est chiffre en utilisant le mode XTS-AES ameliore et un indicateur « d'horodatage » associe a la ligne de memoire cache. « L'indicateur d'horodatage » est memorise dans un processeur.
    • Correction
    • Source
    • Cite
    • Save
    • Machine Reading By IdeaReader
    0
    References
    0
    Citations
    NaN
    KQI
    []